信息工程畢業設計開題報告範文模板

來源:瑞文範文網 2.28W

一、所研究課題的任務、性質、目的和意義

信息工程畢業設計開題報告範文模板

在許多存儲系統中,以遊程長度受限碼來克服碼間串擾,用rll(d,k,)來表示,d,k分別規定了可能出現在序列中的最小和最大遊程,參數d控制的最高傳輸率,避免序列通過帶限通道傳輸時的碼間串擾,參數k確保適當的跳變頻率以滿足鎖相環讀取時鐘同步的需要。在使用峯值檢測技術的磁盤驅動中的一種標準編碼技術爲1/2的(d.k)=(2,7)碼,也稱franaszek碼。

fpga(field programmable gate array現場可編程門陣列)它是在pal、gal、pld等可編程器件的基礎上進一步發展的產物,fpga既解決了定製電路的不足,又克服了原有可編程器件門電路數有限的缺點。可以毫不誇張的講,fpga能完成任何數字器件的功能,上至高性能cpu,下至簡單的74電路,都可以用fpga來實現。利用fpga進行設計,不僅能在短時間內完成設計任務,而且能使系統的速度更快、體積更小、重量更輕、功耗更小,滿足現代電子發展的要求。

vhdl(vhsic hardware description language)語言是現代數字系統設計的基本硬件描述語言。由於vhdl所具有的通用性,它已成爲可支持不同層次設計者需求的標準語言。使用vhdl,可以快速地描述和綜合電路設計。

二、本課題的國內外現狀,已解決了哪些問題,尚需解決的問題

fpga是一種將門陣列的通用結構與pld的現場可編程特性結合於一體的新型器件,具有集成度高、通用性好、設計靈活、編程方便、產品上市快等多方面的優點。目前,fpga的容量已經跨過了百萬門級,生產廠家已由最初的一家增加到十多家,產品日益豐富,性能不斷提高,成爲最受歡迎的器件之一。隨着深亞微米工藝技術的發展,fpga單片規模大大提高,系統運行速度不斷提高,相對功耗不斷下降,價格也大幅調低,使得fpga器件從一個功能輔助型的現場集成器件,發展成系統級現場集成器件,應用面和使用量大大擴展,從而使“工藝集成技術”和“現場集成技術”成爲現代集成電路技術並駕齊驅的兩翼。

本課題研究方向爲硬盤驅動器中信道調製碼的編譯碼器的設計,包括總體方案的設計、個部分功能單元的設計、頂層文件的時序仿真,從而實現基於fpga的硬盤編譯碼。

首先設計總體方案,解決不定長編碼中如何識別信源字和和速度匹配問題

然後是狀態機設計,狀態機用來實現信源字的識別,並將其相應的存儲地址傳給存有編碼規則的rom。

第三是緩存控制模塊讀取存於rom中的編碼,置於緩存中,當緩存中的數據達到一定數量(足以避免出現空擋)即開始對外串行輸出編碼。rom採用maxplus2中的可調參數宏模塊lpm_rom,既充分利用片內資源又減少編程量。最後完成頂層文件波形仿真,觀察輸出序列。

三、根據任務提出解決辦法或設計方案

1、首先查閱相關資料,瞭解fpga原理和vhdl編程 及其目前國內外的發展情況。

2、學會max+plus ii軟件。

3、設計用於變長編碼的有限狀態機(fms),用狀態機判斷各信源字間的狀態轉移,並設計出各狀態。

4、完成緩存控制器設計和lpm_rom的配置,考慮到要存儲一些暫時的變量,這裏採用16位緩存,在緩存達到8位時開始輸出。調用lpm_rom將rom配置成異步方式。

5、用maxplus2進行頂層文件波形仿真,查看各信號和變量的波形,以便更好了解整個系統的時序關係。

四、大體計劃和進度

第一週:查閱資料,瞭解vhdl設計方法,瞭解fpga發展歷史;

第三週:學習max+plus ii軟件,瞭解其編程原理,學會簡單的程序編寫;

第五週:利用max+plus ii軟件進行簡單的仿真實驗,掌握其一般的編程原理和仿真方法;

第九周:完成任務書、開題報告及綜述的編寫;

第十一週:進行中期檢查;

第十二週:在十二週之前完成畢業設計任務;

第十三週:在7-10天之內完成畢業畢業設計論文的編寫,打印;

第十四周:準備畢業論文的答辯和進行畢業答辯。

參考資料:

1、胡華.信息存儲中的通道檢測與調製編碼技術.記錄媒體技術,XX,3

2、楊暉,張風言.大規模可編程邏輯器件與數字系統設計.北京:北京航空航天大學出版社,1997.

3、朱明程,熊元姣l數字系統現場集成技術.北京:清華大學出版社,XX.

4、徐志軍.大規模可編程邏輯器件及其應用.成都:電子科技大學出版社,XX

熱門標籤